Prenez le FPGA Achronix Speedster7t pour un essai routier en laboratoire

Nœud source: 1180409

Prenez le FPGA Achronix Speedster7t pour un essai routier en laboratoireAchronix est connu pour ses solutions FPGA hautes performances. Dans cet article, j'explorerai le FPGA Speedster7T. Cette famille de FPGA est optimisée pour les charges de travail à large bande passante et élimine les goulots d'étranglement en termes de performances grâce à une architecture innovante. Construite sur le processus FinFET 7 nm de TSMC, la famille offre des performances de niveau ASIC tout en conservant la programmabilité complète d'un FPGA. Il y a beaucoup à apprendre sur le Speedster7T. Achronix propose désormais une vidéo qui répondra à beaucoup de ces questions. Il y a un lien vers cette vidéo et d'autres à venir, mais voyons d'abord ce qui se passe lorsque vous prenez le FPGA Achronix Speedster7t pour un essai routier en laboratoire.

Steve Mensor
Steve Mensor

Steve Mensor, vice-président des ventes et du marketing chez Achronix présente la vidéo. Steve travaille chez Achronix depuis près de dix ans et a passé 21 ans chez Altera auparavant. Il en sait certainement beaucoup sur les FPGA – conception et application. Steve commence par décrire certains des éléments de l'architecture innovante mentionnée précédemment. Il existe de nombreuses capacités dédiées à bord du Speedster7T. Ceci comprend:

  • SerDes 112 Gbit/s
  • 400G Ethernet
  • PCIe Gen5
  • GDDR6 fonctionnant à 4 Tbps
  • DDR 4 fonctionnant à 3,200 XNUMX Mbps
  • Un processeur d'apprentissage automatique propriétaire
  • Réseau 2D sur puce (NoC)

Le processeur d'apprentissage automatique propriétaire offre de nombreuses fonctionnalités, notamment des opérations en virgule flottante, en virgule flottante par bloc et sur des nombres entiers. Le NoC 2D est une fonctionnalité nouvelle dans le secteur pour les FPGA d'Achronix. Le NoC peut acheminer les données de n'importe quelle interface haut débit vers la structure FPGA principale à 2 GHz sans consommer aucune des ressources logiques du FPGA. Toute cette technologie embarquée vous permet d'atteindre des performances de niveau ASIC dans un FPGA.

Katie Purcell
Katie Purcell

Steve confie ensuite la présentation à Katie Purcell, responsable de l'ingénierie des applications chez Achronix. Katie travaille chez Achronix depuis quatre ans. Avant cela, elle était conceptrice d'ASIC. Elle a également passé du temps à Xilinx. Katie est celle qui teste le FPGA Speedster7t en laboratoire, et elle est définitivement prête à relever le défi.

Katie emmène le spectateur dans le laboratoire d'Achronix où est effectuée la mise en place du Speedster7T – validation et caractérisation. La démo présentée par Katie montre l'appareil exécutant un trafic Ethernet 400G sur le Carte accélératrice Achronix VectorPath. Katie commence par résumer les éléments clés de la démonstration, notamment :

  • Interface externe 8X50G
  • Interface 400G unique dans le sous-système Ethernet
  • Données divisées en quatre flux distincts dans le NoC 2D
  • Chaque flux traité indépendamment

Katie passe du temps sur le NoC 2D. Elle souligne que cette capacité rend la conception plus simple et facilite le timing de fermeture. Ce NoC 2D unique est apparu à plusieurs reprises lors de la démo. Cela vaut la peine de creuser un peu plus pour le comprendre. Achronix a précédemment présenté un webinaire sur cette fonctionnalité unique qui a été couvert sur SemiWiki appelé 5 raisons pour lesquelles une SmartNIC reconfigurable hautes performances nécessite un NoC 2D. La bonne nouvelle est qu’une rediffusion de ce webinaire très instructif est désormais disponible. vous pouvez le regarder ici.

Katie vous présente un aperçu détaillé de ce qui se passe à l'intérieur de l'appareil Speedster7T pendant qu'il traite les paquets de données. Connaître ces détails permet de comprendre la facilité de configuration et la précision fournie qui sont affichées lors de la démo. Si vous pensez qu'un appareil unique comme celui-ci pourrait aider votre projet de conception, je vous recommande fortement de regarder la démo. C'est court, mais très utile. Tu peux accédez à la vidéo de démonstration ici.

Vous savez maintenant comment tester le FPGA Achronix Speedster7t en laboratoire. Vous pouvez trouver plus de détails à ce sujet famille FPGA unique ici.

Partagez cet article via: Source : https://semiwiki.com/efpga/achronix/303686-take-the-achronix-speedster7t-fpga-for-a-test-drive-in-the-lab/

Horodatage:

Plus de Semiwiki