Sử dụng Achronix Speedster7t FPGA để Lái thử trong Phòng thí nghiệm

Nút nguồn: 1180409

Sử dụng Achronix Speedster7t FPGA để Lái thử trong Phòng thí nghiệmAchronix được biết đến với các giải pháp FPGA hiệu suất cao. Trong bài đăng này, tôi sẽ khám phá FPGA Speedster7T. Dòng FPGA này được tối ưu hóa cho khối lượng công việc có băng thông cao và loại bỏ tắc nghẽn hiệu năng nhờ kiến ​​trúc cải tiến. Được xây dựng trên quy trình FinFET 7nm của TSMC, dòng sản phẩm này mang lại hiệu năng ở cấp độ ASIC trong khi vẫn giữ được khả năng lập trình đầy đủ của một FPGA. Có rất nhiều điều để tìm hiểu về Speedster7T. Achronix hiện có sẵn một video sẽ trả lời rất nhiều câu hỏi đó. Có một liên kết đến video đó và nhiều video khác sắp ra mắt, nhưng trước tiên hãy xem điều gì sẽ xảy ra khi bạn dùng Achronix Speedster7t FPGA để lái thử trong phòng thí nghiệm.

Steve Mensor
Steve Mensor

Steve Mensor, Phó Giám đốc bán hàng và tiếp thị tại Achronix giới thiệu video. Steve đã làm việc cho Achronix gần mười năm và trước đó đã có 21 năm làm việc tại Altera. Anh ấy chắc chắn biết rất nhiều về FPGA – thiết kế và ứng dụng. Steve bắt đầu bằng việc phác thảo một số yếu tố của kiến ​​trúc đổi mới đã đề cập trước đó. Có rất nhiều khả năng chuyên dụng trên Speedster7T. Điêu nay bao gôm:

  • Dịch vụ 112 Gbps
  • 400G Ethernet
  • Gen5
  • GDDR6 chạy ở tốc độ 4 Tbps
  • DDR 4 chạy ở tốc độ 3,200 Mb/giây
  • Bộ xử lý máy học độc quyền
  • Mạng 2D trên chip (NoC)

Bộ xử lý máy học độc quyền cung cấp nhiều chức năng, bao gồm dấu phẩy động, dấu phẩy động khối và các phép toán số nguyên. 2D NoC là một khả năng mới trong ngành dành cho FPGA của Achronix. NoC có thể định tuyến dữ liệu từ bất kỳ giao diện tốc độ cao nào đến kết cấu FPGA lõi ở tốc độ 2 GHz mà không tiêu tốn bất kỳ tài nguyên logic nào của FPGA. Tất cả công nghệ tích hợp này cho phép bạn đạt được hiệu suất ở mức ASIC trong FPGA.

Katie Purcell
Katie Purcell

Sau đó Steve chuyển bài thuyết trình cho Katie Purcell, giám đốc kỹ thuật ứng dụng tại Achronix. Katie đã làm việc với Achronix được bốn năm. Trước đó cô là nhà thiết kế ASIC. Cô ấy cũng đã dành thời gian ở Xilinx. Katie là người đã lái thử Speedster7t FPGA trong phòng thí nghiệm và cô ấy chắc chắn đã vượt qua được thử thách.

Katie đưa người xem vào phòng thí nghiệm Achronix, nơi quá trình sản xuất Speedster7T đang được thực hiện – xác nhận và mô tả đặc tính. Bản demo mà Katie trình bày cho thấy thiết bị đang chạy lưu lượng ethernet 400G trên Thẻ tăng tốc Achronix VectorPath. Katie bắt đầu bằng cách tóm tắt các yếu tố chính của phần trình diễn, bao gồm:

  • Giao diện bên ngoài 8 X 50G
  • Giao diện 400G đơn trong hệ thống con ethernet
  • Dữ liệu được chia thành bốn luồng riêng biệt trong 2D NoC
  • Mỗi luồng được xử lý độc lập

Katie dành chút thời gian cho 2D NoC. Cô chỉ ra rằng khả năng này giúp thiết kế đơn giản hơn và dễ dàng đóng thời gian hơn. NoC 2D độc đáo này xuất hiện nhiều lần trong bản demo. Thật đáng để tìm hiểu thêm một chút để hiểu nó. Achronix trước đây đã trình bày một hội thảo trực tuyến về khả năng độc đáo này được đề cập trên SemiWiki gọi là 5 lý do tại sao SmartNIC có thể cấu hình lại hiệu suất cao lại yêu cầu 2D NoC. Tin vui là hiện đã có bản phát lại của hội thảo trực tuyến rất nhiều thông tin này. Bạn có thể xem nó ở đây.

Katie đưa bạn xem chi tiết những gì đang diễn ra bên trong thiết bị Speedster7T khi thiết bị xử lý các gói dữ liệu. Biết những chi tiết đó sẽ giúp hiểu được mức độ dễ dàng thiết lập và độ chính xác được cung cấp được thể hiện trong bản demo. Nếu bạn cho rằng một thiết bị độc đáo như thế này có thể giúp ích cho dự án thiết kế của bạn thì tôi thực sự khuyên bạn nên xem bản demo. Nó ngắn nhưng rất hữu ích. Bạn có thể truy cập video demo tại đây.

Bây giờ bạn đã biết cách sử dụng Achronix Speedster7t FPGA để lái thử trong phòng thí nghiệm. Bạn có thể tìm hiểu thêm chi tiết về điều này dòng FPGA độc đáo ở đây.

Chia sẻ bài đăng này qua: Nguồn: https://semiwiki.com/efpga/achronix/303686-take-the-achronix-speedster7t-fpga-for-a-test-drive-in-the-lab/

Dấu thời gian:

Thêm từ bánwiki